Viimeksi luotua sisältöä käyttäjältä Tuna-Fish

  1. T

    Suomen hävittäjähankinta (tekninen keskustelu)

    Käsittääkseni kaikki tarkemmat tiedot salattiin 25 vuodeksi, kuten hornethankinnassakin tehtiin. 2046 jouluksi voi sitten lukea lööppejä hävittäjähankinnan taustoista.
  2. T

    Uusi näppäimistö hakusessa

    Halusin mahdollisemman matalan saksikytkimellisen täyden näppiksen jolla voi olla pohjassa useampi kuin kaksi nappulaa kerrallaan, päädyin Vantar AX:ään. Olen nyt parin tunnin näpyttelyllä hyvin tyytyväinen. Ainoa miinus on että näppäinhattujen merkinnät ovat täysi vitsi: Näppäimet ovat...
  3. T

    Läppäriin lisää ram muistia

    Vanhalta ja uudelta tikulta pitää löytyä samat latenssiasetukset samalle nopeudelle. Toi näyttäisi olevan ihan perus CL19-tikku, joten ton kingstonin pitäisi kanssa sopia. Toimii tyyliin leegopalikka, ei todellakaan tarvi maksaa assennuksesta. Ainoa vaikeampi osa voi olla kuoren avaaminen, sitä...
  4. T

    Applen CPU:t -keskustelu (M1, M1 Pro, M1 Max...)

    Olisin todella yllättynyt jos sitä ei julkaista ensi vuoden aikana. Apple tekee tämänlaiset muutokset vauhdilla.
  5. T

    Applen CPU:t -keskustelu (M1, M1 Pro, M1 Max...)

    Vuoden 2021 loppuun mennessä LPDDR5 on yleisesti saatavilla. Se yksin antaa noin 50% lisää kaistaa. Ja jos Apple haluaa myydä suurempiakin muistikonfiguraatioita, niin voivat toki tehdä leveämmän kaistan.
  6. T

    Applen CPU:t -keskustelu (M1, M1 Pro, M1 Max...)

    Toi on tuulettimeton Macbook Air. Multicorevääntöä ei ole pitkäkestoisissa jutuissa koska prossu throttlaa. Mac Minissä tai Macbook pro:ssa sama siru laittaa ihan eri tavalla vääntöä...
  7. T

    Applen CPU:t -keskustelu (M1, M1 Pro, M1 Max...)

    M1:sessä on 3 kellosyklin 128kB L1d. En oikeen usko että niitä taajuuksia voi siihen kovin paljon lisää repiä, ainakaan ilman että tuohon laitetaan sykli lisää viivettä.
  8. T

    Virallinen: AMD vs Intel keskustelu- ja väittelyketju

    Ja siis selityksenä: yksinkertainen virtuaalisesti mäpätty cache ei toimi koska saman fyysisen osoitteen mäppääminen useaan eri virtuaaliseen osoitteeseen on yleistä. Esimerkkinä yleinen temppu on että jos on ring buffer, johon tallennetaan vaihtelevan kokoisia elementtejä ja jota täytetään...
  9. T

    Applen CPU:t -keskustelu (M1, M1 Pro, M1 Max...)

    Saman tuloksen saa aikaan ihan perus VIPT-cachellakin. Siinä siis linjan haku alkaa yhtä aikaa TLB-tarkistuksen kanssa, ja jos koko L1 kakun sisällön muistiosoitteet eivät ole TLB:ssä niin sitten träshää. Käsittääkseni 64-bittisellä ARM:illa Applella virtuaalimuistisivun koko on 16kB, eli 128kB...
  10. T

    AMD CPU-spekulaatio (Zen4/Zen5 ...)

    Tapa miten AMD:n Zen firmware kommunikoi linuxissa ydinten määrän käyttikselle pysyy kertomaan kaksi numeroa: montako ydintä on per ccx, ja montako CCX on aktiivisena. Eli sillä koodilla ei ole edes mahdollista bootata järjestelmää jossa on CCX:issä eri määrä ytimiä. Zen3:seen liittyvät pätchit...
  11. T

    AMD-spekulaatioketju (RDNA:n ja CDNA:n tulevat sukupolvet)

    Jos ne ekat piirikokovuodot oli kohdallaan (N21 ainakin osui aika oikein), niin kyllä niissä on, vähän vähemmän vaan. Muualla on ollut puhetta että koko cachen idea lähti siitä että miten saada kustannustehokkaasi APUihin enemmän GPUvääntöä, joten veikkaa että loputtomuuspiiloa(tm) löytyy koko...
  12. T

    AMD laajentaa Ryzen-kokoonpanojen tarjontaa minikokoisten "NUC"-tietokoneiden sektorille

    Ja se käsitys että IO-piiristä ei tule läpi kaikkea IOta voi olla syntynyt Zen1-prossuista, joissa oli 32 PCIe-linjaa, joista 4 meni IOH:lle, 24 oli saatavilla työpöytäpuolella, ja loput 4 oli käytössä ainoastaan EPYC-alustoilla. Tästä syntyi käsitys että 4 linjaa on pois käytöstä. Paitsi että...
  13. T

    Tuore vuoto vihjaa 12-ytimisestä 3. sukupolven Ryzen-prosessorista (Matisse)

    Oma veikkaus on että eka julkaisu on 12 ydintä ja sitten näiden piirien elinkaaren puolivälissä on refresh joka tuo vähän lisää kelloja ja 16-ytimisen. Ideana pitää alussa vähän enemmän väliä TR:n että saa sinne ajettua paremmin myyntiä, ja että saa ihmiset ostamaan päivityksiä sitten kun...
  14. T

    AMD esitteli 7 nanometrin Zen 2 -prosessorit ja Vega 20 -grafiikkapiirin

    Ei, kukaan ei väitä mitään tähän liittyvääkään. Molemmat tuon "ettei":n ympärillä olevat lauseet ovat hyvin hämmentäviä. Ne ytimet tehdään valottamalla piilastua maskilla, samaan aikaan kuin se koko muu piilastu. Tätä on jo kysytty monta kertaa, mutta voisitko selittää mitä tarkoitat sanalla...
  15. T

    SK Hynix esitteli maailman ensimmäiset 16 Gb:n DDR5-muistit

    DDR5:sen komentokello on 2x DDR4:sen. Eli DDR5 4800 CL24 = DDR4 CL12. CL16 tai 17 on aivan mahdollisuuksien ulkopuolella, DDR5 CL alkaa 2:sella tai 3:sella.
Toggle Sidebar

Statistiikka

Viestiketjut
162 959
Viestejä
3 030 652
Jäsenet
56 634
Uusin jäsen
hhelminen

Hinta.fi

Ylös Bottom